Wrapper DVI para CYC1000/ATLAS a una resolución de 1280x1024 usando bloques gráficos
Publicado: 11 Oct 2021, 16:00
Lo interesante de este ejercicio es que usa bloques gráficos en su construcción.
Y también que usando dicha resolución de 1280x1024 el consumo en celdas logicas no llega 700Les
El ejercicio original se puede encontrar en la siguiente dirección:
https://marsohod.org/downloads/category ... wnload=169
Se adapta para la placa ATLAS con CYC1000: 0
Queda adaptar dicho core a la Max1000, es cambiar el modelo de fpga y con pinplanner poner los pines correspondientes a la fpga Max1000.
Y también que usando dicha resolución de 1280x1024 el consumo en celdas logicas no llega 700Les
El ejercicio original se puede encontrar en la siguiente dirección:
https://marsohod.org/downloads/category ... wnload=169
Se adapta para la placa ATLAS con CYC1000: 0
Queda adaptar dicho core a la Max1000, es cambiar el modelo de fpga y con pinplanner poner los pines correspondientes a la fpga Max1000.